

## SPACECRAFT ENVIRONMENT ENGINEERING 中文核心期刊 中国科技核心期刊

### 反熔丝FPGA器件真空发热及散热措施

孙杰杰 王海超 于跃 费刘俊 完文韬 曹凯华

#### Vacuum heating and heat dissipation measures for antifuse FPGAs

SUN Jiejie, WANG Haichao, YU Yue, FEI Liujun, WAN Wentao, CAO Kaihua

在线阅读 View online: https://doi.org/10.12126/see.2022.01.015

#### 您可能感兴趣的其他文章

Articles you may be interested in

#### 航天器大型复杂构件真空除气装备系统热设计

Thermal design of a vacuum degassing equipment system for large complex components of spacecraft 航天器环境工程. 2020, 37(6): 636-642 https://doi.org/10.12126/see.2020.06.016

#### 月面采样相机的热设计与热分析

Thermal design and thermal analysis for lunar surface sampling cameras 航天器环境工程. 2017, 34(4): 364–369 https://doi.org/10.12126/see.2017.04.004

#### 用于谐波减速器性能试验的空间真空高低温环境模拟试验装置

Space thermal vacuum simulation facility for performance test of harmonic reducer 航天器环境工程. 2020, 37(5): 490-495 https://doi.org/10.12126/see.2020.05.012

#### 地球静止轨道卫星SADA热设计及高温工况温度分布研究

Thermal design of SADA and its detailed temperature distribution in HT condition for geostationary orbit satellite 航天器环境工程. 2017, 34(5): 490-494 https://doi.org/10.12126/see.2017.05.006

#### 极限温度环境对电子材料及元器件性能的影响

Effects of extreme temperature on the performance of electronic materials and components in deep space 航天器环境工程. 2018, 35(6): 547-554 https://doi.org/10.12126/see.2018.06.007

#### 空间站空空支架天线热设计与仿真分析

Thermal design and simulation analysis of space frame antenna used on China's space station 航天器环境工程. 2021, 38(6): 625-631 https://doi.org/10.12126/see.2021.06.003

105

http://www.seejournal.cn

E-mail: htqhjgc@126.com

Tel: (010)68116407, 68116408, 68116544

# 反熔丝 FPGA 器件真空发热及散热措施

孙杰杰<sup>1,3</sup>, 王海超<sup>2</sup>, 于 跃<sup>1</sup>, 费刘俊<sup>1</sup>, 完文韬<sup>1</sup>, 曹凯华<sup>4</sup>

(1. 中科芯集成电路有限公司,无锡 214072; 2. 上海航天控制技术研究所,上海 201109;3. 北京航空航天大学 电子信息工程学院; 4. 北京航空航天大学 集成电路科学与工程学院:北京 100191)

摘要: 航天电子元器件工作于真空环境时,必须格外考虑其发热及散热问题。文章对某反熔丝 FPGA器件工作于真空环境时温度与功耗的关系及散热措施进行研究。通过热真空试验得到该器件不同 散热措施及 PCB条件下的发热及散热情况数据,并依据数据分析给出其在真空环境下的散热措施建议。该 器件采用了带热沉的陶瓷四侧扁平 208 引脚封装 (CQFP208),在此类较大尺寸封装 (瓷体 29.2 mm×29.2 mm) 中引入大尺寸热沉 (23 mm×23 mm)并应用于航天器在国内尚属首次。文章的试验结果及散热措施建议 对采用相同或类似封装的电子元器件均有参考作用。

#### Vacuum heating and heat dissipation measures for antifuse FPGAs

SUN Jiejie<sup>1,3</sup>, WANG Haichao<sup>2</sup>, YU Yue<sup>1</sup>, FEI Liujun<sup>1</sup>, WAN Wentao<sup>1</sup>, CAO Kaihua<sup>4</sup>

(1. China Key System & Integrated Circuit Co. Ltd., Wuxi 214072, China;

2. Shanghai Institute of Spaceflight Control Technology, Shanghai 201109, China;

3. School of Electronic Information Engineering, Beihang University;

4. School of Integrated Circuit Science and Engineering, Beihang University: Beijing 100191, China)

Abstract: For aerospace electronic components to be worked in the vacuum environment, the device heating and the related heat dissipation must be specially considered. In this paper, the relationship between the temperature of a certain type of antifuse FPGAs working in the vacuum environment and the power consumption are studied, together with measures of heat dissipation. Through thermal vacuum test, the thermal value and the heat dissipation data of the devices with regard to different heat dissipation measures and various PCB conditions are obtained. Finally, the heat dissipation measures for the devices in vacuum environment are suggested. The device adopts a ceramic four-side flat 208-pin package (CQFP208) with heat sink. It is the first time in China to introduce comparable-sized heat sink (23 mm×23 mm) into such large size package (porcelain 29.2 mm×29.2 mm) and apply it to spacecraft. The test results and the heat dissipation measures proposed in this paper can serve as a reference for the applications of the electronic components with the same or similar kind of package.

**Keywords:** electronic components; vacuum; thermal design; thermal conductivity; thermal resistance; heat dissipation

#### 收稿日期: 2021-09-14; 修回日期: 2022-01-29

引用格式: 孙杰杰, 王海超, 于跃, 等. 反熔丝 FPGA 器件真空发热及散热措施[J]. 航天器环境工程, 2022, 39(1): 105-110 SUN J J, WANG H C, YU Y, et al. Vacuum heating and heat dissipation measures for antifuse FPGAs[J]. Spacecraft Environment Engineering, 2022, 39(1): 105-110

#### 0 引言

航天器长期工作在复杂恶劣的真空环境中,散 热手段有限。其内部温度水平关乎仪器设备和部件 功能的发挥、性能指标的实现以及整器的可靠性和 寿命等<sup>[1-3]</sup>。因此,航天器的热控制能力对其在空间 应用至关重要。随着航天器功能任务的提高,对热 控制系统的控温能力和控温精度要求越来越高<sup>[4-9]</sup>。 然而,系统控温措施往往仅关注整体或者发热量较 大的分系统或模块;若要精细到个别局部区域或某 个电子元器件时,则需要采取一些有效措施将局部 散热与系统散热进行有效连接和组合。

电子设备是航天器内部热量的来源之一。随着 电子元器件的性能提升以及集成电路技术的迅速 发展,电子元器件的总发热密度大幅增长。若器件 的散热能力有限,就会造成自身温度升高,以致性 能下降、可靠性变差、寿命缩短等<sup>[10-13]</sup>。阿伦纽斯模 型表明,器件的退化速率随温度呈 e 指数规律变 化,即温度每上升10℃,器件寿命缩短一半<sup>[14-17]</sup>。因 此,美国早在20世纪70年代就发布了可靠性热设 计手册,要求在整个设计过程中,电子设备设计工 程师、热设计工程师和可靠性工程师密切合作,将 热管理贯穿于电子系统和设备设计生产的全过 程<sup>[18]</sup>。我国国家国防科技工业委员会也在 1992 年 7月颁布了 GJB/Z 27—1992《电子设备可靠性热设 计手册》[19],为军用电子设备热设计提供了基本理 论和方法: 1993 年 9 月颁布了 GJB/Z 35-1993《元 器件降额准则》<sup>[20]</sup>,规定了各种元器件在不同应用 情况下应降额的参数和量值。合理的热设计可以减 少元器件,尤其是真空环境中的电子元器件的失 效,因此有必要对真空环境下的器件发热及散热特 性进行分析,以便为后端热设计提供参考。

反熔丝 FPGA 因其较高的可靠性和反熔丝本 身对辐照免疫而被广泛应用于各种航天器<sup>[21-23]</sup>。早 期国内外航天器所需的 FPGA 产品均来自美国的 Actel 公司,而当前为应对西方对我国的技术封锁 和核心元器件禁运,亟需实现反熔丝 FPGA 产品的 国产化。国产 10 万门反熔丝 FPGA 内部时序逻辑 (R单元)采用了三模冗余,质量等级对标 Actel 公 司宇航最高等级(V级)产品,采用了带热沉的陶瓷 四侧扁平 208 引脚封装(CQFP208)。在此类较大尺 寸封装(瓷体 29.2 mm×29.2 mm)中引入大尺寸热 沉(23 mm×23 mm)并应用于航天器在国内尚属首 次,且对于带热沉封装的反熔丝 FPGA 的装配和散 热方式无任何资料可借鉴。由于该器件自带热沉, 最好的散热措施应为直接将热沉焊接到印制电路 板(PCB)上,然而这种方法只适用于代码和技术状 态均已固化的成熟产品;另外,在实际使用中,某些 应用场合该器件的功耗并不大,无须散热处理。因 此,为了合理使用该器件,应当首先确定其必须进 行散热处理的临界功耗,再找到不对热沉进行焊接 的其他散热措施。本文通过热真空试验对反熔丝 FPGA 器件的真空发热特性进行研究,以确定合 理、有效的散热措施。

#### 1 试验对象和方法

试验器件选用某国产 10 万门反熔丝 FPGA,其 正、背面照片如图 1(a)、(b) 所示,图 1(c) 为其横截 面示意。芯片与热沉通过导电胶黏结,热沉为 WuCu 合金,是导热系数为 191 W/(m·K) 的高导热材料, 厚度为 1 mm,面积为 23 mm×23 mm。





试验过程中,将器件置于真空度优于 1.3×10<sup>-3</sup> Pa 的真空罐中,用加热丝模拟热辐射源,通过测控设 备稳定试验条件。为使试验样品产生递增功耗,采 用外部信号源提供频率递增的工作时钟。通过热电 偶温度传感器测试样品电路顶部盖板中央或底部 热沉中央的温度代表器件温度。热电偶端头为直 径 8 mm 的圆形平面,通过导热胶 GD480 与被测点 紧密黏结。试验时器件处于工作状态,端口电压 V<sub>CCI</sub> 和内核电压 V<sub>CCA</sub> 分别设置为 5.5 V 和 2.75 V(为了 产生较大功耗,均较典型工作电压超出10%)。器 件编程后的资源利用率为93.49%。

试验条件及样品分配情况如表1所示。其中在 焊盘上打通孔是为了将热量从焊盘传导到 2 mm 厚的 PCB 的地平面并散发出去。试验过程中,每次 增大功耗后须等待器件温度上升且稳定后记录盖 板和热沉温度数值(试验条件 2~13 中由于空间关 系无法测量热沉温度, 仅测量盖板温度), 再进行下 一次增大器件功耗的操作。

试验用 PCB 如图 2 所示。

| Table 1 Test conditions and sample allocations |          |                |       |                                             |                  |
|------------------------------------------------|----------|----------------|-------|---------------------------------------------|------------------|
| 试验                                             | PCB面积/   | 热沉下方P          | CB上焊盘 | 执沉处理方式                                      | 所用PCB            |
| 条件                                             | cm       | 面积/mm          | 通孔数量  | 从机足埋力式                                      | 照片               |
| 1                                              | 9.25×9.0 | 无焊盘<br>(PCB开窗) |       | 裸露                                          | 图2(b)            |
| 2                                              | 9.25×9.0 | 20×20          | 9     | 焊接到PCB                                      | 图2(c)            |
| 3                                              | 9.25×9.0 | 14×7           | 9     | 焊接到PCB                                      | 图2(e)            |
| 4                                              | 9.25×9.0 | 20×20          | 4     | 焊接到PCB                                      | 图2(d)            |
| 5                                              | 9.25×9.0 | 14×7           | 4     | 焊接到PCB                                      | 图2(f)            |
| 6                                              | 9.25×9.0 | 20×20          | 9     | 与PCB之间加导热绝缘垫                                | 图2(c)            |
| 7                                              | 9.25×9.0 | 14×7           | 9     | 与PCB之间加导热绝缘垫                                | 图2(e)            |
| 8                                              | 9.25×9.0 | 20×20          | 4     | 与PCB之间加导热绝缘垫                                | 图2(d)            |
| 9                                              | 9.25×9.0 | 14×7           | 4     | 与PCB之间加导热绝缘垫                                | 图2(f)            |
| 10                                             | 30×25    | 无焊盘            |       | 通过0.2 mm厚铜带连接到PCB                           | 图2(g)(h)         |
| 11                                             | 30×25    | 无焊盘            |       | 通过0.1 mm厚铜带连接到PCB                           | 图2(g)(h)         |
| 12                                             | 30×25    | 无焊盘            |       | 0.2 mm厚铜带断开与PCB的连接(该端悬空),另一端仍保<br>持与热沉的焊接状态 | 图2(g)(h)         |
| 13                                             | 30×25    | 无焊盘            |       | 0.1 mm厚铜带断开与PCB的连接(该端悬空),另一端仍保持与热沉的焊接状态     | <b>图</b> 2(g)(h) |

表 1 试验条件及样品分配情况 4:42 л. mpla all





在试验条件1下,器件散热只有2种途径:其

一为器件自身热辐射;其二为热量通过 208 个引脚

传到 PCB, 再从 PCB 经过热辐射散发出去, 散热效



(e) 试验条件3和7所用PCB正面

2 试验结果与分析









(h) 试验条件10~13所用PCB背面

图 2 试验用 PCB 照片

nom

Fig. 2 Photos of PCB for the test

果与 PCB 面积直接相关。试验过程中通过热电偶 对每次增大功耗后的器件盖板和热沉温度进行测 量,结果如图3所示,其中每次温度重新达到平衡 的时间不招过11 min。

107



图 3 试验条件 1 下器件盖板和热沉温度随功耗的变化 Fig. 3 Temperature changes of device cover plate and heat sink against power consumption under condition 1

在航天工程应用中,应按照 GJB/Z 35—1993 《元器件降额准则》的要求对元器件降额使用,其中 要求航天器与战略火箭降额等级至少为 I级,在此 要求下 MOS 集成电路结温最高不能超过 85 ℃。 根据图 3,器件功耗为 0.97 W 时其热沉温度达到 85 ℃;而结-热沉间的热阻仅为 0.56 ℃/W,因此芯 片结温约等于热沉温度,即可以认为在该试验条件 下,若要满足 I级降额要求,则器件功耗不能超过 0.97 W;若想提升功耗,则必须要有更好的散热措 施。从图 3 中也可以看出,随着功耗升高,热沉与 盖板之间的温差越来越大,这是由于结-盖板间的 热阻(5.41 ℃/W)远大于结-热沉间的热阻,随着功 耗的增加,散热流越来越大所致。

试验条件 2~5下,器件盖板温度随功耗的变 化如图4所示。这4种条件均为热沉直接焊接到 PCB上,但热沉下方的焊盘面积和通孔数量不同。 从图 4 可以看出, 4 种条件下盖板温度在统计学意 义上相差不大,表明盖板温度与焊盘面积、通孔数 量关系不大。这并不符合最初的预期,因为理论上 焊盘越大、通孔数量越多,越有利于器件将热量传 导到 PCB 进行散热。分析其原因认为,在真空模拟 环境中,热量传递按照"芯片→热沉→焊盘→ PCB→真空腔体模拟环境"和"芯片→管壳和盖板 →真空腔体模拟环境"链条进行,其中"芯片→热 沉→焊盘→PCB"和"芯片→管壳和盖板"均主要靠 热传导进行热量传递,传递效率高;而最后一环 "PCB→真空腔体模拟环境"和"管壳和盖板→真空 腔体模拟环境"靠热辐射进行散热, 散热效率低, 成 为散热的"瓶颈"。而在实际的航天器热设计中, PCB 连接金属机壳(器件也可以通过在盖板上安装 散热片、导热锁等连接机壳),机壳的热量通过系统

散热措施直接散到航天器外部真空黑冷环境中,其 散热效率比本试验中的最后散热环节(热辐射)效 率高得多。本试验受条件所限,无法模拟航天器的 系统散热,但可证明热沉下方焊盘面积、通孔数量 均不是器件散热过程中的"瓶颈"。比较试验条件 6~9下器件盖板温度随功耗的变化(图 5),可以得 出相同的结论。







图 5 试验条件 6~9 下器件盖板温度随功耗的变化 Fig. 5 Temperature change of cover plate against power consumption under conditions 6 to 9

比较试验条件 10~13 下器件盖板温度随功耗的变化,如图 6 所示。其中,条件 10 和 11 为热沉 通过铜带(厚度分别为 0.2 mm 和 0.1 mm)与 PCB 连接散热,条件 12 和 13 为铜带保持与热沉的连接 但与 PCB 断开接触的情况。





由图6可以看出:

1)采用 0.2 mm 或 0.1 mm 厚铜带在器件散热 效果方面无明显区别;

2)铜带是否断开与 PCB 的接触对器件散热效
果影响不明显,环境温度为 25 ℃ 时两者间大约有
3 ℃ 差异,而环境温度为 70 ℃ 时已无明显差异,其
主要原因为热辐射强度与温度的 4 次方成正比<sup>[24]</sup>,
随着温度升高,铜带本身的热辐射显著增强。

另外,与条件 2~9 相比,条件 10~13 下的 PCB 面积大大增加但并未显著加快散热速度,因为 PCB 地平面中距铜带接触点越远的地方温度越低,且温 度从地平面传导到 PCB 表面再进行热辐射这一环 节中的热传递效率较低(PCB 板材质为 FR-4,导热 系数较小,为 0.2 W/(m·K)),所以 PCB 上距接触点 较远处的散热可忽略不计。

#### 3 结论与建议

本文通过热真空试验,探索了采用带热沉封装的反熔丝 FPGA 器件在真空环境下功耗与器件温度之间的关系,以及器件温度与 PCB 面积、热沉散热方式、PCB 上热沉焊盘面积、焊盘与地平面之间通孔数量的关系,得到如下结论与建议:

1)在 PCB 面积为 9.25 cm×9.0 cm、无散热措施、器件结温达到 85 ℃时,功耗约为1W。此数据可作为在实际应用时是否须对器件作散热处理的参考临界值。

2)在该试验中热沉与 PCB 之间采用焊接或导 热绝缘垫对散热效果影响不大,热沉焊盘面积及焊 盘与地平面之间通孔数量对散热效果也影响不大, 但为了达到更快的散热速度,仍建议在航天装联工 艺规则范围内尽量扩大热沉下方焊盘的面积并适 当增加焊盘到地平面的通孔数量,且通孔应尽量分 布在焊盘边缘。另外,建议选用高导热率的 PCB, 并将 PCB 连接到结构件以对接系统散热连接。

3)实际航天器系统控温措施可靠性较高,其内部电子元器件工作环境温度可控制在 0~25 ℃ 范围。因此可考虑将与器件热沉连接的铜带另一端直接通过导热绝缘垫连接到机壳进行散热。

4)若 FPGA 底部 PCB 无走线或背部无其他元 器件, 热沉通过 PCB 开窗及导热绝缘垫直接连接 到金属机壳的方案也是非常有效的散热方式。 5)在实际使用过程中也可考虑其他散热措施, 例如通过盖板散热,可在盖板上安装通过绝缘措施 连接到结构件的散热片或导热锁等。

6)发射率是辐射换热的重要参数,为增加结构 面到真空腔体的辐射换热,可考虑采用涂黑等方式。

本次实验由于条件所限未采用系统散热措施, 对元器件和 PCB 的散热造成了一定的限制,后续 将配合热传导和辐射仿真软件进行先期分析,进一 步完善该实验。

#### 参考文献(References)

- [1] 苗建印, 钟奇, 赵啟伟, 等. 航天器热控制技术[M]. 北京: 北京理工大学出版社, 2018: 3
- [2] CHOI M K. Using paraffin PCM for thermal management of BOLAS planetary CubeSats with ion thrusters[C]// AIAA Propulsion and Energy 2019 Forum. Indianapolis, IN, USA, 2019
- [3] IWATA N, USUI T, IKEDA M, et al. Evaluation of inorbit thermal performance of X-ray astronomy satellite "Hitomi"[J]. Journal of Spacecraft & Rockets, 2017, 55(1): 77-84
- [4] GILMORE D G. Spacecraft thermal control handbook: Volume I: fundamental technologies[G], 2002: 21-94
- [5] MURTHY H S V, SHARMA A K, BADARINARAYANA K, et al. Thermal management of GEO satellite communication payload[C]//2011 IEEE International Vacuum Electronics Conference (IVEC). Bangalore, India, 2011: 469-470
- [6] 刘欣,梁新刚. 多辐射器航天器热控流体回路布局的(火积)耗散分析[J]. 宇航学报, 2019, 40(2): 231-238
  LIU X, LIANG X G. Entranspy dissipation analysis of spacecraft thermal control fluid loop layout with multiple radiators[J]. Journal of Astronautics, 2019, 40(2): 231-238
- [7] 刘欣,梁新刚.可展开式辐射器热控对航天器轨道调整的适应性分析[J]. 宇航学报, 2021, 42(3): 390-396
  LIU X, LIANG X G. Adaptability analysis of deployable radiator thermal control system to spacecraft orbit adjustment[J]. Journal of Astronautics, 2021, 42(3): 390-396
- [8] 张秀,张昊春,刘秀婷,等. 空间核电源热管式辐射散热器热分析与参数优化[J]. 宇航学报, 2019, 40(4): 452-458 ZHANG X, ZHANG H C, LIU X T, et al. Thermal analysis and parameter optimization of a heat-pipe radiator for space nuclear power[J]. Journal of Astronautics, 2019, 40(4): 452-458

- [9] 杜卓林, 江海, 陈少华, 等. 上面级发射中高轨道卫星外 热流分析[J]. 宇航学报, 2018, 39(10): 1107-1115 DU Z L, JIANG H, CHEN S H, et al. Analysis of external heat flux for MEO and GEO satellite on upper stage launch orbit[J]. Journal of Astronautics, 2018, 39(10): 1107-1115
- [10] MAHALINGAM M. Thermal management in semiconductor device packaging[J]. Proceedings of the IEEE, 1985, 73(9): 1396-1404
- [11] 邢旭东,陈怀超. 功率器件在真空环境中的热分析及研 究[C]//2007 年机械电子学学术会议. 昆明, 2007: 323-328
- [12] TAUB H, SCHILLING D. Digital integrated electronics[M]. NewYork: McCraw-Hill, 1977: ch. 1: 5-6
- [13] CARR W N, MIZE J. MOS/LSI design and application [M]. New York: McCraw-Hill, 1972: ch. 3: 85-89
- [14] Failure mechanisms and models for semiconductor devices: JEDEC JEP122H-2016[S], 2016: 2
- [15] OZMAT B. Interconnect technologies and the thermal performance of MCM[J]. IEEE Transactions on Components, Hybrids, and Manufacturing Technology, 1992, 15(5): 860-869
- [16] PECK D S. The analysis of data from accelerated stress tests[C]//9<sup>th</sup> Reliability Physics Symposium. Las Vegas, NV, USA, 1971: 69-78

- [17] COOPER M S. Investigation of Arrhenius acceleration factor for integrated circuit early life failure region with several failure mechanisms[J]. IEEE Transactions on Components and Packaging Technologies, 2005, 28(3): 561-563
- [18] WALLACE W Jr, HAUMESSER R. Reliability/design thermal applications: MIL-HDBK-251[S], 1973: 10
- [19] 电子设备可靠性热设计手册: GJB/Z 27—1992[S], 1992
- [20] 元器件降额准则: GJB/Z 35-1993[S], 1993
- [21] ZHANG G, HU C, YU P, et al. Characteristic voltage of programmed metal-to-metal antifuses[J]. IEEE Electron Device Letters, 1994, 15(5): 166-168
- [22] ZHANG G, KING Y, ELFOUKHY S, et al. On-state reliability of amorphous silicon antifuses[C]//Proceedings of International Electron Devices Meeting. Washington DC, USA, 1995
- [23] REZGUI S, WANG J J, SUN Y M, et al. SET characterization and mitigation in RTAX-S antifuse FPGAs[C]// 2009 IEEE Aerospace Conference. Big Sky, MT, USA, 2009
- [24] 郭文强. 航天器电子元器件胶粘散热设计研究[D]. 西安: 西安电子科技大学, 2020: 9-10

(编辑:冯露漪)

第39卷